목록전체 글 (257)
Kraklog

키르히호프 법칙 제 1법칙 - 어떤 회로망의 접속 node(점)에 유입되는 전류의 합은 나가는 전류의 합과 같다. 제 2법칙 - 폐회로에서 각 부품에 걸리는 전압의 총합은 0이 된다. 회로해석 : I1은 전류원이기 때문에, 등가내부저항은 ∞Ω이며 전압을 결정할 수 없어 주변 회로에서 결정이 된다. 따라서 R1에 걸리는 전압을 보면 된다. R1의 걸리는 전압은 1㏀ * 3mA 이므로 3V이다. 따라서 가운데 node를 Va라고 한다면 Va to gnd 는 3V로 계산이 된다. R2의 걸리는 전류는 Ir2 = (Va-gnd)/r2 = (3-0)/3k = 1mA가 된다. R3, R4도 마찬가지이다. 회로해석 : V1은 전압원이기 때문에 등가내부저항은 0Ω이며, 전류를 결정 할 수 없어 주변회로에서 결정이 된다..

반도체 공정 용어 : Fabrication : 제작, 제조로 쓰이며 FAB in 이라는 축약어로 사용된다. QC : Quality Control - 품질관리 QA : Quality Assurance - 품질 보증 Yiedl - 수율 Foundary - fab, Semiconductor + Fabrication plant Fab less - Design House - Front End Dip type - Dunal in line Package - 일반적으로 사용했던 저항에서 주로 볼 수 있음 SMD type - Surface mounted device - PCB 납 마스크에 올려서 납땜해서 쓰이는 타입. (진짜 시작) 전류(Current) 전하의 이동 또는 흐름, 단위시간 1초 동안 이동한 전하량 단위 :..

Avalon Bus 설계 `timescale 1ns / 1ns module avalon_module ( input clk , input rst , input mp_waitR, //Avalon bus input [31:0]mp_rData, output reg [31:0]mp_addr , output reg [ 3:0] mp_bEn , output reg mp_rD, output reg mp_wR , output reg [31:0]mp_wData ); parameter FF = 1; initial begin mp_addr =32'hx; //unknown value mp_bEn =4'bx; mp_rD =1'b0; mp_wR =1'b0; //mp_waitR =; //mp_rData =; mp_wData =32'..

PWM : Pulse Width Modulation, 펄스의 폭을 제어하는 주기 제어방법 New Component - Files (tab) - Add File - Analyze Synthesis 이때 에러는 나오는 에러는 지금은 무시한다. module avalon_pwm ( clk, wr_data, wr_n, addr, clr_n, rd_data, pwm_out ) ; input clk; input [31:0] wr_data; input wr_n; input addr; input clr_n; output [31:0] rd_data; output [7:0] pwm_out; reg [7:0]div3, div2, div1, div0; reg [7:0]duty3, duty2, duty1, duty0; reg [..

순서논리회로는 두 가지 형태가 있는데, 플립 플롭의 현재 상태에 의존하여 출력값을 도출하는 무어 머신과, 현재 상태에 입력되는 값 모두를 의존하여 출력값을 도출하는 밀리 머신이 있다. 1. Moore Machine 현재 상태 들만의 함수로 구성되는 상태머신이다. 원이 나타내는 것은 상태 머신의 state를 나타내고, 그 안에는 출력에 대한 값을 나타낸다. S0 의 출력은 0, S1의 출력은 1을 나타낸다. 2. Mealy Machine https://wpaud16.tistory.com/169

1. 플립플롭 조합논리회로는 현재 입력의 조합에 의해 출력이 결정된다. 하지만 순서논리회로에서는 현재 입력의 조합과 입력이 인가되는 시점의 회로의 상태 (High/Low)에 영향을 받아 출력이 결정된다. 따라서 순서논리회로에서는 회로의 상태를 기억하는 기억소자가 필요하다. 기억소자의 대표적은 다음과 같다 : 플립플롭(flip-flop), 래치(latch), 쌍안정(bi-stable) 이며 1비트 기억소자들이다. 플립플롭에는 SR D JK T가 있지만 JK가 가장 많이 쓰인다. SR플립플롭의 결점을 개선한것이 JK이며, D와 T 플립플롭의 동작은 SR과 JK플립플롭으로 부터 나타낼 수 있다. 기본적인 플립플롭 회로는 NAND나 NOR을 통해 얻을 수 있는데 NOR게이트 래치, NAND게이트 래치 라고 부른..