일 | 월 | 화 | 수 | 목 | 금 | 토 |
---|---|---|---|---|---|---|
1 | 2 | 3 | 4 | |||
5 | 6 | 7 | 8 | 9 | 10 | 11 |
12 | 13 | 14 | 15 | 16 | 17 | 18 |
19 | 20 | 21 | 22 | 23 | 24 | 25 |
26 | 27 | 28 | 29 | 30 | 31 |
Tags
- 풀와이어링
- 세미콘아카데미
- PCB
- 기술교육센터
- 상공회의소
- 세미콘
- 의공기사
- 전기기사
- 로지텍
- Verilog
- DIY
- SSD
- 설계
- 반도체 아카데미
- 아카데미
- 750
- 필기
- 레오폴드
- 블루투스
- 하만
- 서울기술교육원
- STM32
- 서울상공회의소
- 서울기술교육센터
- K270
- vlsi
- 반도체
- 9월
- 3월
- harman
Archives
- Today
- Total
목록4기 (1)
Kraklog
[하만] DAY3. LAYOUT 디자인
사용프로그램 : Cadence Virtuoso Design Rule : Gpdk090 1. LAYOUT 구성 Layout File - Cellview를 통해 Not 게이트 (인버터) LAYOUT을 생성해줍니다. 위쪽은 pMOS 아래쪽은 nMOS를 배치해 둡니다. (Schematic 참조 : https://url.kr/u1j8h6) pMOS와 nMOS의 그룹을 풀어 종류를 보면, Poly , Pimp (nMOS : Nimp) , Cont , Oxide 와 Nwell (pMOS)로 구성되어 있으며, 작동을 위해 pSUB, pNwell (전원부)를 규칙에 맞춰 작성해줘야 합니다. O 키를 눌러 MPov를 작성해줍니다. 이를 Poly에 붙여 신호가 들어오는 VIN을 지정해줍니다. Schematic에 따르면 pM..
[Harman] 하만 반도체 설계/Full Custom One Chip
2023. 7. 8. 14:52