Kraklog
자습 방향 설정 본문
728x90
1. 전공과정을 거치지 않았으므로 시계 코딩까지 한 번쯤은 해볼 필요가 있다고 생각함.


이 두 교재를 이용해서 빠르게 해볼 예정
2. DE1-SOC를 이용해서 소리출력하는 프로젝트를 진행해볼 예정. 11월까지..
대략적인 순서로 책에서는
논리게이트- 전가산기- 디코더 입출력장치 코딩 -멀티플렉서, 크기 비교기 -n비트 가감산기-중간고사
1개수 발생기 - 패리티 발생기 - 리플가산기 - 상태도, 레지스터 - 업 다운 카운터, 순차검출기- 기타회로 - 디지털 시계 설계 - 기말고사
로 나와있는데, 이미 배우고 할 수있는 부분은 넘겨가면서 진행예정
보드는 주로 DE1-SOC를 사용할 예정이지만 불가피하거나 들고다니기 어려울경우에는 ZYBO를 이용 예정
728x90
'Study > VerilogHDL' 카테고리의 다른 글
[Study] 순차논리회로 설계 [진행중] (0) | 2023.09.02 |
---|---|
[Study] 디지털 논리 회로 설계 (2) | 2023.09.02 |
[Vivado] FSM (Stop Watch, 가산기) with button. (0) | 2023.08.04 |
레지스터와 카운터 (0) | 2023.08.04 |
[Vivado] FSM (Stop Watch, 가산기) (0) | 2023.08.04 |