목록기술교육센터 (3)
Kraklog
클럭과 리셋을 빌드해준다. OV7670을 이용해서 I²C 를 이용해보려 한다. 타이밍에 맞춰서 작성을 해줘야 한다. (데이터 시트 참조) 그 후 Platform Design을 빌드해준다. generate를 해주고나서, 다시 합성을 해주고 보드에 올려준다. Hello world small 템플릿을 이용해 정상 작동을 하는지 검사 정상 작동을 확인 다시 Platform Design PIO 추가 bidir로 설정, 이 후 하나는 SCL, 하나는 SDA로 해준다. 최종 연결 후 Generate 및 Quartus에서 연결해주고 합성해준다. 합성 후 보드에 올려준 뒤 BSP를 다시 generate system.h에서 추가되었는지 확인해준다. base 부분에 쓰고 읽히는지를 보기 위한 테스트. DATA (SDA,SC..
프로그램 : Quaturs Prime lite edition 18.1 사용문법 : Verilog 2001 보드 : DE1-SOC 목표 : 2bit 4x1 multiplexer 설계 top `define BUS_SIZE 2 `define SL_SIZE 10 //`define USE_GNE module part3(SW,LEDR); input [`SL_SIZE-1:0] SW; output [`SL_SIZE-1:0] LEDR; wire [`BUS_SIZE-1:0] U; wire [`BUS_SIZE-1:0] V; wire [`BUS_SIZE-1:0] W; wire [`BUS_SIZE-1:0] X; wire [`BUS_SIZE-1:0] m; wire s1,s0; assign s1 = SW[9]; assign s0 ..